漏电功耗指CMOS接口在数字逻辑未切换时加载的电流。该电流高度依靠于工艺节点以及节点库的优化方法。关于L P C1100,节点库针对低漏电而优化。为用户供应分歧的断电选择可以进一步优化漏电。除CMOS接口处的漏电功耗以外,还可对这些形式中的多种模仿功用进行节制。下面是三种模式的特点及相关说明:

表1:LPC1100的电源模式
(1)休眠模式
休眠形式下,内核时钟封闭,但用户可以选择持续开启外设。这种形式下的功耗不仅包括漏电功耗,还包括处于开启形态的外设带来的动态功耗。该形式下仍可接收数据,但内核会保存其形态,并在需求时持续运转。
(2)断电模式
数字逻辑的一切时钟均封闭,可以节制模仿子系统,设置灵敏的叫醒时间,根据需要求而定。当一切模仿时钟元件均被封闭时,则为最低功耗形式。叫醒时间取决于叫醒时钟源的选择。选择低功耗振荡器时,时间最快,选择晶体振荡器和PLL时,时间最慢。
(3)深度断电模式
该形式下,除一个一直开启的小型域之外,微节制器内部的电源均被封闭。这个一直开启的域有一组存放器,可以存储微节制器进入深度断电形式之前的形态信息。从该形式叫醒既可运用叫醒引脚,也可运用复位。
电子街推荐您阅读













.eb68a87.png)
.8d1291d.png)
.3808537.png)
.2fc0a9f.png)