低压低功耗CMOS电流反馈运算放大器的设计
电源电压的下降对模拟电路的设计是一个难题。如今模拟电路的典型电源电压大约是2.5~3V但是发 展的趋势表明电源电压将是1.5V甚至更低。在这种情况下,国内外研究人员致力于设计适用于标准CMOS工 艺的低压电路结构,主要在文献1]基础上设计了一种新型的CMOS电流反馈运算放大器(CFOA)使用了 0.5μmCMOS工艺参数(阈值电压为0.7V),模拟结果获得了与增益关系不大的带宽,在1.5V电源电压下产生 了约6.2mV 的功耗。
电压反馈型放大器的-3DB带宽由R1、Rf和跨导gm共同决定,这就是所谓的增益帯宽积的概念,增益增大,带宽成比例下降。同时运放的稳定性有输入阻抗R1和反馈阻抗Rf共同决定。而对于电流反馈型运放,它的增益和带宽是相互独立的,其-3DB带宽仅由Rf决定,可以通过设定Rf得到不同的带宽。再设定R1得到不同的增益。同时,其稳定性也仅受Rf影响。